搜索

放大器与ADC驱动器电路设计精华 —电路图天天读(222)

gecimao 发表于 2019-04-13 16:51 | 查看: | 回复:

  是一款具快速稳定时间的轨至轨输入和输出、低噪声、单端至差分转换器/ADC 驱动器。

  它可将一个高阻抗或低阻抗单端输入信号转换为一个适合驱动高性能差分逐次逼近寄存器 (SAR) ADC 的低阻抗、平衡、差分输出。两运放拓扑结构具有非常低噪声运放,能够在一个 1MHz 带宽内支持 SNR 》110dB。

  以及从一个 2.5V 输入共模至一个 1.25V 输出共模电压的电平移位 (从一个 5V 单端电路至一个 3V 差分电路所需的典型电平移位以驱动一个高速 ADC) 实例。该

  的单端至差分增益为 2 (1VP-P 输入信号被放大为一个 2VP-P 差分输出信号,这是高速 ADC 的一种典型的输入电压范围)。

  将 70MHz IF 信号驱动至 ADC 中。输入端上的 4 : 1 变压器具有至 LT1993-2 输入的容性耦合,输出端上的 LC 滤波器负责提供带外滤波。

  编辑点评:高线性度组件简化了直接转换接收器设计,具 20MHz 低通滤波器的 LT5575($9.1500)解调器,其共模输出电压的设定可完全不受输入电压的影响。位于解调器输出端上的一个滤波器负责滤除带外信号,而位于 ADC 输入端上的滤波器则用于执行抗混叠功能。

本文链接:http://maxavm.net/dufangdaqi/41.html
随机为您推荐歌词
推荐文章

联系我们 | 关于我们 | 网友投稿 | 版权声明 | 广告服务 | 站点统计 | 网站地图

版权声明:本站资源均来自互联网,如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

Copyright @ 2012-2013 织梦猫 版权所有  Powered by Dedecms 5.7
渝ICP备10013703号  

回顶部